Thiết bị logic lập trình được

Một thiết bị PAL đơn giản. Các phần tử lập trình (giống như cầu chì) kết nối các đầu vào thực và bổ sung tới các cổng AND. Các cổng AND đó được OR với nhau để tạo nên một mảng logic hoàn thiện.

Thiết bị logic lập trình được (tiếng Anh: programmable logic device, viết tắt: PLD) là một thành phần điện tử được sử dụng để chế tạo mạch kĩ thuật số có thể cấu hình lại. Khác với mạch tích hợp bao gồm các cổng logic và có chức năng cố định, một PLD có chức năng chưa xác định tại thời điểm sản xuất.[1] Trước khi được sử dụng, PLD phải được lập trình (tức là cấu hình lại) bằng phần mềm chuyên biệt.[2]

PLA

PAL

GAL

Lattice GAL 16V8 and 20V8

CPLD

FPGAs

Xem thêm

  • Macrocell array
  • Programmable logic array (PLA)
  • Programmable array logic (PAL)
  • Field-programmable gate array (FPGA)
  • Complex programmable logic device (CPLD)
  • Erasable programmable logic device (EPLD)
  • Application-specific integrated circuit (ASIC)
  • Programmable logic controller (PLC)

Tham khảo

  1. ^ Horowitz P., Hill W. - The Art of Electronics. 32 Avenue of the Americas, New York, NY 10013-2473, USA. 2015. tr. 764. ISBN 978-0-521-80926-9. A PLD consists of a chip with lots of logic (gates and registers, and sometimes much more), in which the connections are programmable.Quản lý CS1: địa điểm (liên kết)
  2. ^ Horowitz P., Hill W. - The Art of Electronics. 32 Avenue of the Americas, New York, NY 10013-2473, USA. 2015. tr. 764. ISBN 978-0-521-80926-9.Quản lý CS1: địa điểm (liên kết)

Liên kết ngoài

  • “PLD Tools Creating SVF, JAM, STAPL and other formats”. JTAG / boundary-scan. Corelis. 1 tháng 12 năm 2010. Bản gốc lưu trữ ngày 18 tháng 3 năm 2012. Truy cập ngày 28 tháng 3 năm 2017.
  • “FPGAs and CPLDs”. Lattice Semiconductor.
  • x
  • t
  • s
Logic lập trình được
Khái niệm
  • ASIC
  • SoC
  • FPGA
    • Logic block
  • CPLD
  • EPLD
  • PLA
  • PAL
  • GAL
  • PSoC
  • Reconfigurable computing
    • Xputer
  • Soft microprocessor
  • Circuit underutilization
  • High-level synthesis
  • Hardware acceleration
Ngôn ngữ
  • Verilog
    • A
    • AMS
  • VHDL
    • AMS
    • VITAL
  • SystemVerilog
    • DPI
  • SystemC
  • AHDL
  • Handel-C
  • PSL
  • UPF
  • PALASM
  • ABEL
  • CUPL
  • OpenVera
  • C to HDL
  • Flow to HDL
  • MyHDL
  • JHDL
  • ELLA
Công ty
  • Accellera
  • Actel
  • Achronix
  • AMD
  • Aldec
  • Atmel
  • Cadence
  • Cypress
  • Duolog
  • Forte
  • Intel
    • Altera
  • Lattice
  • National
  • Mentor Graphics
  • Microsemi
  • Signetics
  • Synopsys
    • Magma
    • Virage Logic
  • Texas Instruments
  • Tabula
  • Xilinx
Sản phẩm
Phần cứng
  • iCE
  • Stratix
  • Virtex
Phần mềm
  • Intel Quartus Prime
  • Xilinx ISE
  • Xilinx Vivado
  • ModelSim
  • VTR
  • Simulators
IP
Tài sản riêng
  • ARC
  • ARM Cortex-M
  • LEON
  • LatticeMico8
  • MicroBlaze
  • PicoBlaze
  • Nios
  • Nios II
Nguồn mở
  • JOP
  • LatticeMico32
  • OpenCores
  • OpenRISC
    • 1200
  • RISC-V
  • Zet
Bài viết này vẫn còn sơ khai. Bạn có thể giúp Wikipedia mở rộng nội dung để bài được hoàn chỉnh hơn.
  • x
  • t
  • s