OpenRISC

Aquest article o secció no cita les fonts o necessita més referències per a la seva verificabilitat.
Infotaula equipament informàticOpenRISC
Llançament2000 Modifica el valor a Wikidata
Lloc webopenrisc.io Modifica el valor a Wikidata

OpenRISC és un disseny de CPU RISC d'especificació obert, realitzat per OpenCores i publicat sota la llicència LGPL. El disseny estè implementat amb el llenguatge de descripció de hardware (HDL) verilog, ha estat fabricat exitosament tant com circuit integrat ASIC com implementat mitjançant entorns FPGA.

La GNU toolchain ha estat portada a OpenRISC per permetre el desenvolupament en diferents llenguatges. Linux i uClinux han estat també portats a aquest processador.

Vegeu també

  • Hardware lliure
  • LEON
  • OpenSPARC
  • S1 Core

Enllaços externs

  • OpenRISC 1200 Arxivat 2011-02-26 a Wayback Machine. at the Sitio web de Open Cores (anglès)
  • Guia del GNU toolchain Arxivat 2006-11-04 a Wayback Machine. (anglès)
  • Semiconductor Beyond Arxivat 2007-01-28 a Wayback Machine. comercial fabless semiconductor company fundada pels reveladors de OpenRISC (anglès)